‘壹’ 计算机主存器一般由什么组成
计算机中的主存储器主要由存储体、控制线路、地址寄存器、数据寄存器和地址译码电路五部分组成。
主存储器,简称主存。是计算机硬件的一个重要部件,其作用是存放指令和数据,并能由中央处理器(CPU)直接随机存取。现代计算机是为了提高性能,又能兼顾合理的造价,往往采用多级存储体系。即由存储容量小,存取速度高的高速缓冲存储器,存储容量和存取速度适中的主存储器是必不可少的。
主存储器是按地址存放信息的,存取速度一般与地址无关。32位(比特)的地址最大能表达4GB的存储器地址。这对多数应用已经足够,但对于某些特大运算量的应用和特大型数据库已显得不够,从而对64位结构提出需求。
‘贰’ 存储器的基本结构原理
存储器单元实际上是时序逻辑电路的一种。按存储器的使用类型可分为只读存储器(ROM)和随机存取存储器(RAM),两者的功能有较大的区别,因此在描述上也有所不同
存储器是许多存储单元的集合,按单元号顺序排列。每个单元由若干三进制位构成,以表示存储单元中存放的数值,这种结构和数组的结构非常相似,故在VHDL语言中,通常由数组描述存储器
结构
存储器结构在MCS - 51系列单片机中,程序存储器和数据存储器互相独立,物理结构也不相同。程序存储器为只读存储器,数据存储器为随机存取存储器。从物理地址空间看,共有4个存储地址空间,即片内程序存储器、片外程序存储器、片内数据存储器和片外数据存储器,I/O接口与外部数据存储器统一编址
存储器是用来存储程序和各种数据信息的记忆部件。存储器可分为主存储器(简称主存或内存)和辅助存储器(简称辅存或外存)两大类。和CPU直接交换信息的是主存。
主存的工作方式是按存储单元的地址存放或读取各类信息,统称访问存储器。主存中汇集存储单元的载体称为存储体,存储体中每个单元能够存放一串二进制码表示的信息,该信息的总位数称为一个存储单元的字长。存储单元的地址与存储在其中的信息是一一对应的,单元地址只有一个,固定不变,而存储在其中的信息是可以更换的。
指示每个单元的二进制编码称为地址码。寻找某个单元时,先要给出它的地址码。暂存这个地址码的寄存器叫存储器地址寄存器(MAR)。为可存放从主存的存储单元内取出的信息或准备存入某存储单元的信息,还要设置一个存储器数据寄存器(MDR)
‘叁’ 电子计算机主存储器一般是由什么组成
一般是由ROM、RAM 组成
麻烦请及时采纳回答,谢谢!
‘肆’ 什么是存储器的四级存储结构
CPU一级、二级、三级缓存+外部RAM存储器总共是四级存储。
CPU缓存到硬盘,一级比一级快,如果没CPU缓存、内存,直接让CPU读取硬盘的话,CPU会一直等硬盘慢慢地把数据传过来给它处理,这样慢死了。所以先把硬盘上准备处理的数据传到内存等待,最急着处理的就由内存传到CPU缓存里,CPU可以以最高的速度读取要处理的数据。
(4)主存储器组成问题扩展阅读
目前,闪存阵列已经逐渐普及,新端口的固态硬盘、NVMe网络架构,使存储系统的性能有了大幅提升。未来,随着新技术带来的存储效率大幅提升,将有越来越多的企业选择闪存阵列来满足数据实时性应用需求。
高效、易于扩展的分布式平台引领存储架构新趋势。分布式存储系统采用可扩展的架构,不仅能提高存储的效率和数据的安全性,还可以进行性能和容量的横向扩展,解决大规模、高并发场景下的存储访问问题。
‘伍’ 计算机的主存由什么组成
主存,主要指的是内存。内存是随机存储器(RAM)存储器的任何一个存储单元都就可以随机存储,存取的时间与存储单元的物理位置无关。
而存储系统这包含有高速缓存,主存,辅存。他们的存取速度是由高到低排列的。之所以采用这样的多级存储器主要是为了解决提高速度,增大容量,同时又降低成本。cache(高速缓存)-主存主要是为了匹配cpu和主存之间的速度,cpu速度快,而访问主存的速度慢,所以弄了一个访问速度快的高速缓存,提前把cpu要用的数据放到cache中,这样就可以减少cpu访问内存的时间了,提高整体的运行速度了;辅存是用来存放文件的,断电的情况下,数据还在,这样cpu需要访问时,则先通过io总线将数据读到内存上,然后再访问内存。
自从计算机的祖师爷冯·诺依曼提出了计算机的冯·诺依曼结构,那么多年来计算机就一直按照这个结构发展下来了。冯·诺依曼结构中有一点,就是把计算机划分成五个部分,即运算器、控制器、存储器、输入设备和输出设备。
对于CPU,充当的是运算器和控制器的作用;主板,主要是控制器,协调CPU和各外设直接工作;内存,即主存,是最重要的存储器;显卡则是兼有运算器和输出设备;而网卡则是典型的输入输出设备。
对于组成方法,单片机估计跟你想象中的计算机就很不一样。一个主板,上面CPU、内存什么都有。
计算机是可以没有CPU的,在CPU诞生之前,运算器和控制器是分开的,不过,现在一般都有了;
计算机是可以没有主板的,主板的存在主要还是为了拓展性,在不需要这种拓展的系统中,比如航天控制的计算机可能就没有这样的主板,至少家里面冰箱或者微波炉中使用的计算机是没有这样的主板的。
计算机是可以没有主存的,对于一些存储量不大的计算机,可以只使用寄存器或者非常少的存储器。
计算机是可以没有显卡的,显示的任务是可以由CPU独立完成的,对于服务器之类的一些特殊计算机,显卡很可能根本就用不了。
计算机是可以没有声卡的,我们实验室买了好几个服务器都是没有声卡的;
计算机是可以没有网卡的,我家买的第一个电脑就没有,那时候上网还用传说中的调制解调器。
‘陆’ 存储器的结构组成
微机系统中主存储器通常由若干存储芯片及相应的存储控制组织而成,并通过存储总线(数据总线、地址总线和控制总线)与CPU及其他部件相联系,以实现数据信息、控制信息的传输。由于存储器芯片的容量有限,实际应用中对存储器的字长和位长都会有扩展的要求。
‘柒’ 说明主存储器的组成,并比较SRAM和DRAM有什么不同之处为什么DRAM的地址一般要分两次接收
主存储器主要由随机存取存储器RAM和只读存储器ROM组成,其中RAM又分成SRAM和DRAM。SRAM又称静态RAM,其特点是读写速度快,工作稳定,但集成度低,功耗高;DRAM又称动态RAM,特点是电路简单,集成度高,功耗低、价格便宜,但需要刷新电路。
DRAM由于容量较大,一般采用双地址译码方式,分成行地址译码和列地址译码,所以地址要分2次接收。
‘捌’ 微型计算机中的主存储器一般是由什么组成
主存储器概述
(1)主存储器的两个重要技术指标
◎读写速度:常常用存储周期来度量,存储周期是连续启动两次独立的存储器操作(如读操作)所必需的时间间隔。
◎存储容量:通常用构成存储器的字节数或字数来计量。
(2)主存储器与CPU及外围设备的连接
是通过地址总线、数据总线、控制总线进行连接,
◎地址总线用于选择主存储器的一个存储单元,若地址总线的位数k,则最大可寻址空间为2k。如k=20,可访问1MB的存储单元。
◎数据总线用于在计算机各功能部件之间传送数据。
◎控制总线用于指明总线的工作周期和本次输入/输出完成的时刻。
(3)主存储器分类
◎按信息保存的长短分:ROM与RAM
ROM在计算机中一般板卡的BIOS都是ROM的如主板的BIOS。
RAM在计算机中像内存,CACHE都是RAM
◎按生产工艺分:静态存储器与动态存储器
静态存储器(SRAM):读写速度快,生产成本高,多用于容量较小的高速缓冲存储器。
动态存储器(DRAM):读写速度较慢,集成度高,生产成本低,多用于容量较大的主存储器。
静态存储器与动态存储器主要性能比较如下表:
静态和动态存储器芯片特性比较
SRAM DRAM
存储信息 触发器 电容
破坏性读出 非 是
需要刷新 不要 需要
送行列地址 同时送 分两次送
运行速度 快 慢
集成度 低 高
发热量 大 小
存储成本 高 低
动态存储器的定期刷新:在不进行读写操作时,DRAM 存储器的各单元处于断电状态,由于漏电的存在,保存在电容CS 上的电荷会慢慢地漏掉,为此必须定时予以补充,称为刷新操作。
‘玖’ 主存储器是内存么
是内存。
主存储器一般采用半导体存储器,与辅助存储器相比有容量小、读写速度快、价格高等特点。计算机中的主存储器主要由存储体、控制线路、地址寄存器、数据寄存器和地址译码电路五部分组成。
在一个存储器中容纳的存储单元总数通常称为该存储器的存储容量。存储容量用字数或字节数(B)来表示,如64K字,512KB,10MB。外存中为了表示更大的存储容量,采用MB,GB,TB等单位。其中1KB=2^10B,1MB=2^20B,1GB=2^30B,1TB=2^40B。
(9)主存储器组成问题扩展阅读:
应用技术
快速页式工作技术(动态存储器的快速读写技术):读写动态存储器同一行的数据时,其行地址第一次读写时锁定后保持不变,以后读写该行多列中的数据时,仅锁存列地址即可,省去了锁存行地址的时间,加快了主存储器的读写速度。
EDO(ExtendedDataOut)技术:在快速页式工作技术上,增加了数据输出部分的数据锁存线路,延长输出数据的有效保持时间,从而地址信号改变了,仍然能取得正确的读出数据,可以进一步缩短地址送入时间,更加快了主存储器的读写速度。
‘拾’ 主存储器由什么组成
1 应该是b RAM和磁盘2 应该是D读写速度快