當前位置:首頁 » 服務存儲 » 存儲A控怎麼有四個口
擴展閱讀
webinf下怎麼引入js 2023-08-31 21:54:13
堡壘機怎麼打開web 2023-08-31 21:54:11

存儲A控怎麼有四個口

發布時間: 2022-05-09 02:18:09

Ⅰ 聯想存儲DE2000H默認用戶名和密碼

摘要 聯想v3700 存儲

Ⅱ 選用2764 EPROM 存儲晶元,設計一個64KB的程序存儲器,寫出設計步驟…

4.2參見p.106-107
匯流排操作指的是發生在匯流排上的某些特定操作,匯流排周期指的是完成一次特定匯流排操作所需的時間。對8088而言其典型的匯流排周期由 4個T狀態組成。PC/XT所採用的時鍾頻率為4.77MHz,每個T狀態的持續時間為210ns。如果CLK引腳接5MHz的時鍾信號,那麼每個T狀態的持續時間為200ns。

4.4解答:
當8088進行讀寫存儲器或I/O介面時,如果存儲器或I/O介面無法滿足CPU的讀寫時序(來不及提供或讀取數據時),需要CPU插入等待狀態TW。(在T3前沿檢測Ready信號,若無效則插入TW 。)
具體在讀寫匯流排周期的T3和T4之間插入TW。

4.6參見p.99,p.110
8088的某些輸出線有三種狀態:高電平、低電平、懸空(高阻態),稱為三態能力。在高阻狀態,CPU放棄其了對該引腳的控制權,由連接它的設備接管。
具有三態能力的引腳有:AD7~AD0,A15~A8,A19/S6~A16/S3,ALE,IO/M*,WR*,RD*,DEN*,DT/R*。

4.11
匯流排周期 IO/M* WR* RD*
存儲器讀 低 高 低
存儲器寫 低 低 高
I/O讀 高 高 低
I/O寫 高 低 高

4.12 答:
取該指令時引發存儲器讀匯流排操作。執行該指令時引發I/O讀匯流排操作。(時序圖略)

4.13 8088系統最小組態下,對指令ADD [2000H],AX (長度3B)。
答:取該指令時需要3個匯流排周期,均為存儲器讀周期。
執行該指令時需要4個匯流排周期,2個為存儲器讀匯流排周期(讀出字操作數參與運算),2個為存儲器寫匯流排周期(保存16位運算結果)。

4.15 參見p.106圖
74LS373 的G為電平鎖存引腳,控制選通且轉為無效時鎖存數據。
OE* 輸出允許引腳,信號來自ALE。

4.16 參見p.106圖
數據收發器74LS245 是8位雙向緩沖器,G*控制端為低電平有效,可傳輸數據;DIR控制導通方向:DIR=1,A→B;DIR=0,A←B。

4.17 參見p.111-112
歸納為:1、8086數據匯流排變為16位,數據地址線復用為AD15~AD0。
2、8086指令隊列程度變為6位元組長,當有2個位元組空才取下一指令。
3、8088引腳IO/M* ,8086變為M/IO*;
4、引腳SS0* 變為BHE*/S7,BHE* 的作用是使D15~D8有效。
5、8086存儲器組織為奇偶分塊,偶地址取字只要讀1次,奇地址取字需要讀兩次。
6、I/O埠大都採用偶地址,目的是引導8位數據到低8位匯流排AD7~AD0上,以提高效率。

=========================
5.1
Cache、主存和輔存的作用——參見 p.120~121
虛擬存儲器——參見p.121
在CPU看來,訪問主存和訪問輔存有什麼不同?
訪問主存:通過存儲器訪問機器指令,按字隨機訪問。
訪問輔存:通過操作系統,按塊順序訪問。

5.2 在半導體存儲器中,RAM指的是 隨機存取存儲器 ,它可讀可寫,但斷電後信息一般會 丟失 ;而ROM指的是 只讀存儲器 ,正常工作時只能從中 讀取 信息,但斷電後信息 不會丟失 。以EPROM晶元2764為例,其存儲容量為8K×8位,共有 8 條數據線和 13 條地址線。用它組成64KB的ROM存儲區共需 8 片2764晶元。

5.4 一個容量為4K×4位的假想RAM存儲晶元,他應該有多少根地址線引腳和多少根數據線引腳?如果讓你來進行設計,那麼它還需要哪些控制引腳?這些引腳分別起什麼樣的控製作用?
解答:
4K×4的晶元應該有12根地址線引腳和4根數據線引腳。
控制引腳應該有:
讀取信號OE*:有效時,表示讀取存儲單元的數據
寫入信號WE*:有效時,表示將數據寫入存儲單元
片選信號CS*:有效時,表示選中該晶元,可以進行讀寫操作。

5.7 什麼是存儲晶元的位擴充和地址擴充?採用靜態RAM的晶元2114(1K*4位)或動態RAM的晶元4116(16K*1位)來組成32KB的RAM存儲區,請問各需要多少晶元?在位方向和地址方向各需要進行什麼樣的擴充?
解答:(參見p.140) 使用多個晶元來擴充存儲數據位的寬度,稱為位擴充。
採用多個晶元在地址方向上進行擴充,稱為地址擴充或字擴充。
用SRAM 2114組成32KBRAM存儲區:2片為一組,得1KB,所以組成32KB就要32組,共需要64片SRAM 2114。
用DRAM 4116組成32KBRAM存儲區:8片為一組,得16KB,所以組成32KB只要2組,共需要16片DRAM 4116。
機床作為機械製造業的重要基礎裝備,它的發展一直引起人們的關注,由於計算機技術的興起,促使機床的控制信息出現了質的突破,導致了應用數字化技術進行柔性自動化控制的新一代機床-數控機床的誕生和發展。計算機的出現和應用,為人類提供了實現機械加工工藝過程自動化的理想手段。隨著計算機的發展,數控機床也得到迅速的發展和廣泛的應用,同時使人們對傳統的機床傳動及結構的概念發生了根本的轉變。數控機床以其優異的性能和精度、靈捷而多樣化的功能引起世人矚目,並開創機械產品向機電一體化發展的先河。 數控機床是以數字化的信息實現機床控制的機電一體化產品,它把刀具和工件之間的相對位置,機床電機的啟動和停止,主軸變速,工件松開和夾緊,刀具的選擇,冷卻泵的起停等各種操作和順序動作等信息用代碼化的數字記錄在控制介質上,然後將數字信息送入數控裝置或計算機,經過解碼,運算,發出各種指令控制機床伺服系統或其它的執行元件,加工出所需的工件。 數控機床與普通機床相比,其主要有以下的優點: 1. 適應性強,適合加工單件或小批量的復雜工件; 在數控機床上改變加工工件時,只需重新編制新工件的加工程序,就能實現新工件加工。 2. 加工精度高; 3. 生產效率高; 4. 減輕勞動強度,改善勞動條件; 5. 良好的經濟效益; 6. 有利於生產管理的現代化。 數控機床已成為我國市場需求的主流產品,需求量逐年激增。我國數控機機床近幾年在產業化和產品開發上取得了明顯的進步,特別是在機床的高速化、多軸化、復合化、精密化方面進步很大。但是,國產數控機床與先進國家的同類產品相比,還存在差距,還不能滿足國家建設的需要。 我國是一個機床大國,有三百多萬台普通機床。但機床的素質差,性能落後,單台機床的平均產值只有先進工業國家的1/10左右,差距太大,急待改造。 舊機床的數控化改造,顧名思義就是在普通機床上增加微機控制裝置,使其具有一定的自動化能力,以實現預定的加工工藝目標。 隨著數控機床越來越多的普及應用,數控機床的技術經濟效益為大家所理解。在國內工廠的技術改造中,機床的微機數控化改造已成為重要方面。許多工廠一面購置數控機床一面利用數控、數顯、PC技術改造普通機床,並取得了良好的經濟效益。我國經濟資源有限,國家大,機床需要量大,因此不可能拿出相當大的資金去購買新型的數控機床,而我國的舊機床很多,用經濟型數控系統改造普通機床,在投資少的情況下,使其既能滿足加工的需要,又能提高機床的自動化程度,比較符合我國的國情。 1984年,我國開始生產經濟型數控系統,並用於改造舊機床。到目前為止,已有很多廠家生產經濟型數控系統。可以預料,今後,機床的經濟型數控化改造將迅速發展和普及。所以說,本畢業設計實例具有典型性和實用性。 第二章 總體方案的設計 2.1 設計任務 本設計任務是對CA6140普通車床進行數控改造。利用微機對縱、橫向進給系統進行開環控制,縱向(Z向)脈沖當量為0.01mm/脈沖,橫向(X向)脈沖當量為0.005mm/脈沖,驅動元件採用步進電機,傳動系統採用滾珠絲杠副,刀架採用自動轉位刀架。 2.2 總體方案的論證 對於普通機床的經濟型數控改造,在確定總體設計方案時,應考慮在滿足設計要求的前提下,對機床的改動應盡可能少,以降低成本。 (1)數控系統運動方式的確定 數控系統按運動方式可分為點位控制系統、點位直線控制系統、連續控制系統。由於要求CA6140車床加工復雜輪廓零件,所以本微機數控系統採用兩軸聯動連續控制系統。 (2)伺服進給系統的改造設計 數控機床的伺服進給系統有開環、半閉環和閉環之分。 因為開環控制具有結構簡單、設計製造容易、控制精度較好、容易調試、價格便宜、使用維修方便等優點。所以,本設計決定採用開環控制系統。 (3)數控系統的硬體電路設計 任何一個數控系統都由硬體和軟體兩部分組成。硬體是數控系統的基礎,性能的好壞直接影響整體數控系統的工作性能。有了硬體,軟體才能有效地運行。 在設計的數控裝置中,CPU的選擇是關鍵,選擇CPU應考慮以下要素: 1. 時鍾頻率和字長與被控對象的運動速度和精度密切相關; 2. 可擴展存儲器的容量與數控功能的強弱相關; 3. I/O口擴展的能力與對外設控制的能力相關。 除此之外,還應根據數控系統的應用場合、控制對象以及各種性能、參數要求等,綜合起來考慮以確定CPU。在我國,普通機床數控改造方面應用較普遍的是Z80CPU和MCS-51系列單片機,主要是因為它們的配套晶元便宜,普及性、通用性強,製造和維修方便,完全能滿足經濟型數控機床的改造需要。本設計中是以MCS-51系列單片機,51系列相對48系列指令更豐富,相對96系列價格更便宜,51系列中,是無ROM的8051,8751是用EPROM代替ROM的8051。目前,工控機中應用最多的是8031單片機。本設計以8031晶元為核心,增加存儲器擴展電路、介面和面板操作開關組成的控制系統。 2.3 總體方案的確定 經總體設計方案的論證後,確定的CA6140車床經濟型數控改造示意圖如圖所示。CA6140車床的主軸轉速部分保留原機床的功能,即手動變速。車床的縱向(Z軸)和橫向(X軸)進給運動採用步進電機驅動。由8031單片機組成微機作為數控裝置的核心,由I/O介面、環形分配器與功率放大器一起控制步進電機轉動,經齒輪減速後帶動滾珠絲杠轉動,從而實現車床的縱向、橫向進給運動。刀架改成由微機控制的經電機驅動的自動控制的自動轉位刀架。為保持切削螺紋的功能,必須安裝主軸脈沖發生器,為此採用主軸靠同步齒形帶使脈沖發生器同步旋轉,發出兩路信號:每轉發出的脈沖個數和一個同步信號,經隔離電路以及I/O介面送給微機。如圖2-1所示: 第三章 微機數控系統硬體電路設計 3.1微機數控系統硬體電路總體方案設計 本系統選用8031CPU作為數控系統的中央處理機。外接一片2764EPROM,作為監控程序的程序存儲器和存放常用零件的加工程序。再選用一片6264RAM用於存放需要隨機修改的零件程序、工作參數。採用解碼法對擴展晶元進行定址,採用74LS138解碼器完成此功能。8279作為系統的輸入輸出口擴展,分別接鍵盤的輸入、輸出顯示,8255接步進電機的環形分配器,分別並行控制X軸和Z軸的步進電機。另外,還要考慮機床與單片機之間的光電隔離,功率放大電路等。其硬體框圖如圖3-1所示: 圖3-2 8031晶元內部結構圖 各引腳功能簡要介紹如下: ⒈ 源引腳 VSS:電源接地端。 VCC:+5V電源端。 ⒉ 輸入/輸出(I/O)口線 8031單片機有P0、P1、P2、P3 4個埠,每個埠8根I/O線。當系統擴展外部存儲器時,P0口用來輸出低8位並行數據,P2口用來輸出高8位地址,P3口除可作為一個8位準雙向並行口外,還具有第二功能,各引腳第二功能定義如下: P3.0 RXD:串列數據輸入端。 P3.1 TXD:串列數據輸出端 P3.2 INT0:外部中斷0請求信號輸入端。 P3.3 INT1:外部中斷1請求信號輸入端。 P3.4 T0:定時器/計數器0外部輸入端 P3.5 T1:定時器/計數器1外部輸入端 P3.6 WR:外部數據存儲器寫選通。 P3.7 RD:外部數據存儲器讀選通。 在進行第二功能操作前,對第二功能的輸出鎖存器必須由程序置1。 ⒊ 信號控制線 RST/VPD:RST為復位信號線輸入引腳,在時鍾電路工作以後,該引腳上出現兩個機器周期以上的高電平,完成一次復位操作。 8031單片機採用兩種復位方式:一種是加電自動復位,另一種為開關復位。 ALE/PROG:ALE是地址鎖存允許信號。它的作用是把CPU從P0口分時送出的低8位地址鎖存在一個外加的鎖存器中。 :外部程序存儲器讀選通信號。當其為低電平時有效。

VPP:當EA為高電平且PC值小於0FFFH時CPU執行內部程序存儲器中的程序。當EA為低電平時,CPU僅執行外部程序存儲器中的程序。 XTAL1:震盪器的反相放大器輸入,使用外部震盪器時必須接地; XTAL2:震盪器的反相放大器輸出,使用外部震盪器時,接收外圍震盪信號; (2)片外三匯流排結構 單片機在實際應用中,常常要擴展外部存儲器、I/O口等。單片機的引腳,除了電源、復位、時鍾輸入以及用戶I/O口外,其餘的引腳都是為了實現系統擴展而設置的,這些引腳構成了三匯流排形式: ⒈ 地址匯流排AB 地址匯流排寬度為16位。因此,外部存儲器直接定址范圍為64KB。由P0口經地址鎖存器提供16位地址匯流排的低8位地址(A7~A0),P2口直接提供高8位地址(A15~A8)。 ⒉ 數據匯流排DB 數據匯流排寬度為8位,由P0口提供。 ⒊ 控制匯流排CB 控制匯流排由第二功能狀態下的P3口和4根獨立的控制線RST、EA、ALE和PSEN組成。其引腳圖如圖3-3所示: 3.1.2 8255A可編程並行I/O口擴展晶元 8255A可編程並行I/O口擴展晶元可以直接與MCS系列單片機系統匯流排連接,它具有三個8位的並行I/O口,具有三種工作方式,通過編程能夠方便地採用無條件傳送、查詢傳送或中斷傳送方式完成CPU與外圍設備之間的信息交換。8255A的結構及引腳功能: 1、 8255A的結構 8255A的內部結構如圖3-4所示。其中包括三個8位並行數據I/O埠,二個工作方式控制電路,一個讀/寫控制邏輯電路和一個8位數據匯流排緩沖器。各部分功能介紹如下: (1) 三個8位並行I/O埠A、B、C A口:具有一個8位數據輸出鎖存/緩沖器和一個8位數據輸入鎖存器。可編程為8位輸入、或8位輸出、或8位雙向寄存器。B口:具有一個8位數據輸出鎖存/緩沖器和一個8位輸入或輸出寄存器,但不能雙向輸入/輸出。C口:具有一個8位數據輸出鎖存/緩沖器和一個8位數據輸入緩沖器,C口可分作兩個4位口,用於輸入或輸出,也可作為A口和B口選通方式工作時的狀態控制信號。 (2) 工作方式控制電路 A、B兩組控制電路把三個埠分成A、B兩組,A組控制A口各位和C口高四位,B組控制B口各位和C口低四位。兩組控制電路各有一個控制命令寄存器,用來接收由CPU寫入的控制字,以決定兩組埠的工作方式。也可根據控制字的要求對C口按位清「0」或置「1」。 (3) 讀/寫控制邏輯電路 它接收來自CPU的地址信號及一些控制信號,控制各個口的工作狀態。 (4) 數據匯流排緩沖器 它是一個三態雙向緩沖器,用於和系統的數據匯流排直接相連,以實現CPU和8255A之間信息的傳送。

Ⅲ 單片機4個並行I/O口的功能和使用注意事項

p0是雙向數據口用作數據傳輸和低位地址輸出,P1-P3有內部上接電阻,叫准雙向口,P1無特殊功能,P2可輸出高位地址,P3有特殊功能,如中斷,計數等
8051單片機I/O引腳工作原理

一、P0埠的結構及工作原理
P0埠8位中的一位結構圖見下圖:

由上圖可見,P0埠由鎖存器、輸入緩沖器、切換開關、一個與非門、一個與門及場效應管驅動電路構成。再看圖的右邊,標號為P0.X引腳的圖標,也就是說P0.X引腳可以是P0.0到P0.7的任何一位,即在P0口有8個與上圖相同的電路組成。

下面,我們先就組成P0口的每個單元部份跟大家介紹一下:
先看輸入緩沖器:在P0口中,有兩個三態的緩沖器,在學數字電路時,我們已知道,三態門有三個狀態,即在其的輸出端可以是高電平、低電平,同時還有一種就是高阻狀態(或稱為禁止狀態),大家看上圖,上面一個是讀鎖存器的緩沖器,也就是說,要讀取D鎖存器輸出端Q的數據,那就得使讀鎖存器的這個緩沖器的三態控制端(上圖中標號為『讀鎖存器』端)有效。下面一個是讀引腳的緩沖器,要讀取P0.X引腳上的數據,也要使標號為『讀引腳』的這個三態緩沖器的控制端有效,引腳上的數據才會傳輸到我們單片機的內部數據匯流排上。
D鎖存器:構成一個鎖存器,通常要用一個時序電路,時序的單元電路在學數字電路時我們已知道,一個觸發器可以保存一位的二進制數(即具有保持功能),在51單片機的32根I/O口線中都是用一個D觸發器來構成鎖存器的。大家看上圖中的D鎖存器,D端是數據輸入端,CP是控制端(也就是時序控制信號輸入端),Q是輸出端,Q非是反向輸出端。
對於D觸發器來講,當D輸入端有一個輸入信號,如果這時控制端CP沒有信號(也就是時序脈沖沒有到來),這時輸入端D的數據是無法傳輸到輸出端Q及反向輸出端Q非的。如果時序控制端CP的時序脈沖一旦到了,這時D端輸入的數據就會傳輸到Q及Q非端。數據傳送過來後,當CP時序控制端的時序信號消失了,這時,輸出端還會保持著上次輸入端D的數據(即把上次的數據鎖存起來了)。如果下一個時序控制脈沖信號來了,這時D端的數據才再次傳送到Q端,從而改變Q端的狀態。
多路開關:在51單片機中,當內部的存儲器夠用(也就是不需要外擴展存儲器時,這里講的存儲器包括數據存儲器及程序存儲器)時,P0口可以作為通用的輸入輸出埠(即I/O)使用,對於8031(內部沒有ROM)的單片機或者編寫的程序超過了單片機內部的存儲器容量,需要外擴存儲器時,P0口就作為『地址/數據』匯流排使用。那麼這個多路選擇開關就是用於選擇是做為普通I/O口使用還是作為『數據/地址』匯流排使用的選擇開關了。大家看上圖,當多路開關與下面接通時,P0口是作為普通的I/O口使用的,當多路開關是與上面接通時,P0口是作為『地址/數據』匯流排使用的。
輸出驅動部份:從上圖中我們已看出,P0口的輸出是由兩個MOS管組成的推拉式結構,也就是說,這兩個MOS管一次只能導通一個,當V1導通時,V2就截止,當V2導通時,V1截止。
與門、與非門:這兩個單元電路的邏輯原理我們在第四課數字及常用邏輯電路時已做過介紹,不明白的同學請回到第四節去看看。

前面我們已將P0口的各單元部件進行了一個詳細的講解,下面我們就來研究一下P0口做為I/O口及地址/數據匯流排使用時的具體工作過程。

1、作為I/O埠使用時的工作原理
P0口作為I/O埠使用時,多路開關的控制信號為0(低電平),看上圖中的線線部份,多路開關的控制信號同時與與門的一個輸入端是相接的,我們知道與門的邏輯特點是「全1出1,有0出0」那麼控制信號是0的話,這時與門輸出的也是一個0(低電平),與讓的輸出是0,V1管就截止,在多路控制開關的控制信號是0(低電平)時,多路開關是與鎖存器的Q非端相接的(即P0口作為I/O口線使用)。
P0口用作I/O口線,其由數據匯流排向引腳輸出(即輸出狀態Output)的工作過程:當寫鎖存器信號CP 有效,數據匯流排的信號→鎖存器的輸入端D→鎖存器的反向輸出Q非端→多路開關→V2管的柵極→V2的漏極到輸出端P0.X。前面我們已講了,當多路開關的控制信號為低電平0時,與門輸出為低電平,V1管是截止的,所以作為輸出口時,P0是漏極開路輸出,類似於OC門,當驅動上接電流負載時,需要外接上拉電阻。

下圖就是由內部數據匯流排向P0口輸出數據的流程圖(紅色箭頭)。

P0口用作I/O口線,其由引腳向內部數據匯流排輸入(即輸入狀態Input)的工作過程:
數據輸入時(讀P0口)有兩種情況
1、讀引腳
讀晶元引腳上的數據,讀引腳數時,讀引腳緩沖器打開(即三態緩沖器的控制端要有效),通過內部數據匯流排輸入,請看下圖(紅色簡頭)。

2、讀鎖存器
通過打開讀鎖存器三態緩沖器讀取鎖存器輸出端Q的狀態,請看下圖(紅色箭頭):

在輸入狀態下,從鎖存器和從引腳上讀來的信號一般是一致的,但也有例外。例如,當從內部匯流排輸出低電平後,鎖存器Q=0,Q非=1,場效應管T2開通,埠線呈低電平狀態。此時無論埠線上外接的信號是低電乎還是高電平,從引腳讀入單片機的信號都是低電平,因而不能正確地讀入埠引腳上的信號。又如,當從內部匯流排輸出高電平後,鎖存器Q=1,Q非=0,場效應管T2截止。如外接引腳信號為低電平,從引腳上讀入的信號就與從鎖存器讀入的信號不同。為此,8031單片機在對埠P0一P3的輸入操作上,有如下約定:為此,8051單片機在對埠P0一P3的輸入操作上,有如下約定:凡屬於讀-修改-寫方式的指令,從鎖存器讀入信號,其它指令則從埠引腳線上讀入信號。
讀-修改-寫指令的特點是,從埠輸入(讀)信號,在單片機內加以運算(修改)後,再輸出(寫)到該埠上。下面是幾條讀--修改-寫指令的例子。

這樣安排的原因在於讀-修改-寫指令需要得到埠原輸出的狀態,修改後再輸出,讀鎖存器而不是讀引腳,可以避免因外部電路的原因而使原埠的狀態被讀錯。
P0埠是8031單片機的匯流排口,分時出現數據D7一D0、低8位地址A7一AO,以及三態,用來介面存儲器、外部電路與外部設備。P0埠是使用最廣泛的I/O埠。

2、作為地址/數據復用口使用時的工作原理
在訪問外部存儲器時P0口作為地址/數據復用口使用。
這時多路開關『控制』信號為『1』,『與門』解鎖,『與門』輸出信號電平由「地址/數據」線信號決定;多路開關與反相器的輸出端相連,地址信號經「地址/數據」線→反相器→V2場效應管柵極→V2漏極輸出。
例如:控制信號為1,地址信號為「0」時,與門輸出低電平,V1管截止;反相器輸出高電平,V2管導通,輸出引腳的地址信號為低電平。請看下圖(蘭色字體為電平):

反之,控制信號為「1」、地址信號為「1」,「與門」輸出為高電平,V1管導通;反相器輸出低電平,V2管截止,輸出引腳的地址信號為高電平。請看下圖(蘭色字體為電平):

可見,在輸出「地址/數據」信息時,V1、V2管是交替導通的,負載能力很強,可以直接與外設存儲器相連,無須增加匯流排驅動器。

P0口又作為數據匯流排使用。在訪問外部程序存儲器時,P0口輸出低8位地址信息後,將變為數據匯流排,以便讀指令碼(輸入)。
在取指令期間,「控制」信號為「0」,V1管截止,多路開關也跟著轉向鎖存器反相輸出端Q非;CPU自動將0FFH(11111111,即向D鎖存器寫入一個高電平『1』)寫入P0口鎖存器,使V2管截止,在讀引腳信號控制下,通過讀引腳三態門電路將指令碼讀到內部匯流排。請看下圖

如果該指令是輸出數據,如MOVX @DPTR,A(將累加器的內容通過P0口數據匯流排傳送到外部RAM中),則多路開關「控制」信號為『1』,「與門」解鎖,與輸出地址信號的工作流程類似,數據據由「地址/數據」線→反相器→V2場效應管柵極→V2漏極輸出。
如果該指令是輸入數據(讀外部數據存儲器或程序存儲器),如MOVX A,@DPTR(將外部RAM某一存儲單元內容通過P0口數據匯流排輸入到累加器A中),則輸入的數據仍通過讀引腳三態緩沖器到內部匯流排,其過程類似於上圖中的讀取指令碼流程圖。

通過以上的分析可以看出,當P0作為地址/數據匯流排使用時,在讀指令碼或輸入數據前,CPU自動向P0口鎖存器寫入0FFH,破壞了P0口原來的狀態。因此,不能再作為通用的I/O埠。大家以後在系統設計時務必注意,即程序中不能再含有以P0口作為操作數(包含源操作數和目的操作數)的指令。

二、P1埠的結構及工作原理
P1口的結構最簡單,用途也單一,僅作為數據輸入/輸出埠使用。輸出的信息有鎖存,輸入有讀引腳和讀鎖存器之分。P1埠的一位結構見下圖.

由圖可見,P1埠與P0埠的主要差別在於,P1埠用內部上拉電阻R代替了P0埠的場效應管T1,並且輸出的信息僅來自內部匯流排。由內部匯流排輸出的數據經鎖存器反相和場效應管反相後,鎖存在埠線上,所以,P1埠是具有輸出鎖存的靜態口。
由上圖可見,要正確地從引腳上讀入外部信息,必須先使場效應管關斷,以便由外部輸入的信息確定引腳的狀態。為此,在作引腳讀入前,必須先對該埠寫入l。具有這種操作特點的輸入/輸出埠,稱為准雙向I/O口。8051單片機的P1、P2、P3都是准雙向口。P0埠由於輸出有三態功能,輸入前,埠線已處於高阻態,無需先寫入l後再作讀操作。
P1口的結構相對簡單,前面我們已詳細的分析了P0口,只要大家認真的分析了P0口的工作原理,P1口我想大家都有能力去分析,這里我就不多論述了。
單片機復位後,各個埠已自動地被寫入了1,此時,可直接作輸入操作。如果在應用埠的過程中,已向P1一P3埠線輸出過0,則再要輸入時,必須先寫1後再讀引腳,才能得到正確的信息。此外,隨輸入指令的不同,H埠也有讀鎖存器與讀引腳之分。

三、P2埠的結構及工作原理:
P2埠的一位結構見下圖:

由圖可見,P2埠在片內既有上拉電阻,又有切換開關MUX,所以P2埠在功能上兼有P0埠和P1埠的特點。這主要表現在輸出功能上,當切換開關向下接通時,從內部匯流排輸出的一位數據經反相器和場效應管反相後,輸出在埠引腳線上;當多路開關向上時,輸出的一位地址信號也經反相器和場效應管反相後,輸出在埠引腳線上。
對於8031單片機必須外接程序存儲器才能構成應用電路(或者我們的應用電路擴展了外部存儲器),而P2埠就是用來周期性地輸出從外存中取指令的地址(高8位地址),因此,P2埠的多路開關總是在進行切換,分時地輸出從內部匯流排來的數據和從地址信號線上來的地址。因此P2埠是動態的I/O埠。輸出數據雖被鎖存,但不是穩定地出現在埠線上。其實,這里輸出的數據往往也是一種地址,只不過是外部RAM的高8位地址。
在輸入功能方面,P2埠與P0和H埠相同,有讀引腳和讀鎖存器之分,並且P2埠也是准雙向口。
可見,P2埠的主要特點包括:
①不能輸出靜態的數據;
②自身輸出外部程序存儲器的高8位地址;
②執行MOVX指令時,還輸出外部RAM的高位地址,故稱P2埠為動態地址埠。

即然P2口可以作為I/O口使用,也可以作為地址匯流排使用,下面我們就不分析下它的兩種工作狀態。
1、作為I/O埠使用時的工作過程
當沒有外部程序存儲器或雖然有外部數據存儲器,但容易不大於256B,即不需要高8位地址時(在這種情況下,不能通過數據地址寄存器DPTR讀寫外部數據存儲器),P2口可以I/O口使用。這時,「控制」信號為「0」,多路開關轉向鎖存器同相輸出端Q,輸出信號經內部匯流排→鎖存器同相輸出端Q→反相器→V2管柵極→V2管9漏極輸出。
由於V2漏極帶有上拉電阻,可以提供一定的上拉電流,負載能力約為8個TTL與非門;作為輸出口前,同樣需要向鎖存器寫入「1」,使反相器輸出低電平,V2管截止,即引腳懸空時為高電平,防止引腳被鉗位在低電平。讀引腳有效後,輸入信息經讀引腳三態門電路到內部數據匯流排。

2、作為地址匯流排使用時的工作過程
P2口作為地址匯流排時,「控制」信號為『1』,多路開關車向地址線(即向上接通),地址信息經反相器→V2管柵極→漏極輸出。由於P2口輸出高8位地址,與P0口不同,無須分時使用,因此P2口上的地址信息(程序存儲器上的A15~A8)功數據地址寄存器高8位DPH保存時間長,無須鎖存。

四、P3埠的結構及工作原理
P3口是一個多功能口,它除了可以作為I/O口外,還具有第二功能,P3埠的一位結構見下圖。

由上圖可見,P3埠和Pl埠的結構相似,區別僅在於P3埠的各埠線有兩種功能選擇。當處於第一功能時,第二輸出功能線為1,此時,內部匯流排信號經鎖存器和場效應管輸入/輸出,其作用與P1埠作用相同,也是靜態准雙向I/O埠。當處於第二功能時,鎖存器輸出1,通過第二輸出功能線輸出特定的內含信號,在輸入方面,即可以通過緩沖器讀入引腳信號,還可以通過替代輸入功能讀入片內的特定第二功能信號。由於輸出信號鎖存並且有雙重功能,故P3埠為靜態雙功能埠。

P3口的特殊功能(即第二功能):

使P3端品各線處於第二功能的條件是:

1、串列I/O處於運行狀態(RXD,TXD);

2、打開了處部中斷(INT0,INT1);

3、定時器/計數器處於外部計數狀態(T0,T1)

4、執行讀寫外部RAM的指令(RD,WR)

在應用中,如不設定P3埠各位的第二功能(WR,RD信叼的產生不用設置),則P3埠線自動處於第一功能狀態,也就是靜態I/O埠的工作狀態。在更多的場合是根據應用的需要,把幾條埠線設置為第二功能,而另外幾條埠線處於第一功能運行狀態。在這種情況下,不宜對P3埠作位元組操作,需採用位操作的形式。

埠的負載能力和輸入/輸出操作:

P0埠能驅動8個LSTTL負載。如需增加負載能力,可在P0匯流排上增加匯流排驅動器。P1,P2,P3埠各能驅動4個LSTTL負載。
前已述及,由於P0-P3埠已映射成特殊功能寄存器中的P0一P3埠寄存器,所以對這些埠寄存器的讀/寫就實現了信息從相應埠的輸入/輸出。例如:
MOV A, P1 ;把Pl埠線上的信息輸入到A
MoV P1, A ;把A的內容由P1埠輸出
MOV P3, #0FFH ;使P3埠線各位置l

Ⅳ 每台s2a9550存儲控制器有幾個磁碟通道埠

這個好說。

執行以下操作:

  1. 我的電腦右擊,管理

  2. 2. 單擊「設備管理器」;

  3. 3. 展開「IDE ATA/ATAPI 控制器」節點;

  4. 4. 雙擊您要為其恢復典型 DMA(一般為主要IDE通道) 傳送模式的控制器;

  5. 5. 單擊「驅動程序」選項卡;

  6. 6. 單擊「卸載」。

  7. 當此過程完成後,重新啟動您的計算機。當Windows重新啟動後,

  8. 將重新枚舉硬碟控制器,同時與該控制器相連的每個設備的傳送模式

  9. 將重置為默認值。

  10. 到此,便解決了。(當然,這個你自己已經解決了)

但是,為了防止以後再出現這種情況,我們還要做以下操作:

  1. 單擊「開始」,單擊「運行」,鍵入 Regedit,然後單擊「確

  2. 定」。

  3. 2. 在注冊表中找到並單擊以下項:

  4. HKEY_LOCAL_{4D3

  5. 6E96A-E325-11CE-BFC1-08002BE10318}0001

  6. HKEY_LOCAL_{4D3

  7. 6E96A-E325-11CE-BFC1-08002BE10318}0002

  8. 3. 在「編輯」菜單上,指向「新建」,然後單擊「DWORD 值」。

  9. 4. 鍵入 ResetErrorCountersOnSuccess,然後按 Enter 鍵。

  10. 5. 在「編輯」菜單上,單擊「修改」。

  11. 6. 鍵入 l,然後單擊「確定」。

  12. 7. 按照下列步驟操作,然後退出注冊表編輯器:

  13. 注意:上面注冊表最後的項「{4D36E96A-E325-11CE-BFC1-08002B

  14. E10318}」列出的帶有「0001」編號的子項對應於一台僅有一個IDE控

  15. 制器的計算機的主要 IDE 通道和次要 IDE 通道。如果您的計算機有

  16. 兩個 IDE 控制器,則對於每個控制器,主要 IDE通道和次要IDE 通道

  17. 的帶有編號的子項分別是:「0001、0002、0003、0004、0005、0006

  18. ……」。

  19. 為檢查是否找到了正確的子項,請檢查子項的 DriverDesc 值是

  20. 包含字元串值「主要 IDE通道」,還是包含字元串值「次要IDE 通道

  21. 」。

  22. 建立以上注冊表鍵值的目的是:

  23. 在Windows中,使系統向 ATA 磁碟發出讀取請求時的 4 秒的超時

  24. 值更改為10秒。還實現了一種較不嚴格的變通策略以在發生超時錯誤

  25. 和 CRC 錯誤時降低傳送模式(從較快的 DMA 模式到較慢的DMA模式,

  26. 最終降為 PIO 模式)。以前的情況是,在每當累積發生的超時錯誤或

  27. CRC 錯誤的總數達到 6次時,IDE/ATAPI埠驅動程序 (Atapi.sys)將

  28. 降低傳送模式。當我們建立以上注冊表鍵值實現新的策略後,Atapi.s

  29. ys 僅在連續發生 6次超時錯誤或 CRC錯誤後才降低傳送模式。

  30. 這一新的策略實現後將大大降低系統降低或關閉DMA傳送模式的機

  31. 會。現在我們可以安心地使用掛起系統和高性能的DMA硬碟模式,再也

  32. 不會發生系統性能突然下降的情況了。

Ⅳ 微機原理/單片機:8255A內部四個寄存器埠地址怎麼確定的(A,B,C和控制寄存器)電路圖如

A9A8A7A6A5A4A3A2A1A0
1101001000
01
10
11

四個地址分別是:

348H

34AH

34CH

34EH

Ⅵ 空調運行有4種方式,遙控器上顯示一個是A帶個圈,一個是太陽,一個是水滴,一個是雪花,各代表什麼意思

1、A帶個圈:空調的自動運行模式。該模式是利用自動控制裝置,保證某一特定空間內的空氣環境狀態參數達到期望值的控制模式。

2、太陽:空調的制熱模式。遙控器自動設定的制熱模式,和模式裡面的雪花、太陽不一樣的是,模式裡面的是在屏幕顯示,而快冷快熱是在按鍵上面顯示。

3、水滴:空調的除濕模式。除濕模式是利用自動控制裝置,保證某一特定空間內的空氣環境狀態參數達到期望值的濕度。

4、雪花:遙控器自動設定的製冷模式。該模式是利用自動控制裝置,保證某一特定空間內的空氣環境狀態參數達到期望值的溫度。


(6)存儲A控怎麼有四個口擴展閱讀

使用空調的小竅門,既省電又健康:

1、開空調時別忘拉上窗簾;窗簾最好用淺色的,不僅對熱量的吸收差,而且對陽光的反射率高,空調的製冷「效果」就更好了。

2、風向朝上更製冷;開空調製冷時,最好把空調風向朝上,讓冷空氣由上而下循環。制熱時,則讓空調風向朝下。

3、出風口放一盆水;空調會將室內水分抽走致使空氣變乾燥,這時,口鼻、眼睛很容易變得干澀、酸脹。這時不妨在空調的出風口放盆水,能有效緩解乾眼症狀。

4、時開時關最耗電;空調時開時關最容易耗電!尤其是在啟動的時候,而且這樣還很容易損耗壓縮機。正確的做法是開機時將空調設置到高冷狀態,以最快達到降溫目的,當溫度適宜時,改中、低風,以減少能耗。


參考資料來源:網路-空調遙控器

參考資料來源:網路-空調自動控制系統

參考資料來源:人民網-夏天到了!空調的正確打開方式,了解一下

Ⅶ 關於電腦硬體的一些問題

大家都知道英特爾發布了迅馳處理器的低價版本——賽揚M處理器。英文名稱是:Intel Celeron-M Processer。那它有哪些特點呢,它同Intel Pentium-M也就是通常說的迅馳處理器有哪些區別呢?現在就這些問題做一回答。
1.賽揚處理器是什麼? 大家都知道奔騰處理器,從最早的奔騰到現在的奔騰4,就是P4處理器。這些處理器是英特爾公司在主流價位機器上力推的產品,其定價比較高。但是為了滿足低價大容量市場的需求,英特爾方面不得不推出低價的處理器產品,於是賽揚處理器就誕生了。
2.賽揚處理器與奔騰處理器的區別再哪裡? 賽揚處理器與奔騰處理器在運算內核上完全相同,不同的地方是二級緩存的大小不同。現有的台式機處理器P4的二級緩存大小是512KB,而P4賽揚的二級緩存大小是128KB。在筆記本上用的奔騰-M處理器的二級緩存大小是1MB,新出的賽揚M處理器的二級緩存大小是512KB,跟P4的一樣。奔騰-M和賽揚M處理器除了二級緩存大小不同外,其餘地方一樣。
什麼是二級緩存?它是干什麼用的? 二級緩存又叫L2 CACHE,它是處理器內部的一些緩沖存儲器,其作用跟內存一樣。 它是怎麼出現的呢? 要上溯到上個世紀80年代,由於處理器的運行速度越來越快,慢慢地,處理器需要從內存中讀取數據的速度需求就越來越高了。然而內存的速度提升速度卻很緩慢,而能高速讀寫數據的內存價格又非常高昂,不能大量採用。從性能價格比的角度出發,英特爾等處理器設計生產公司想到一個辦法,就是用少量的高速內存和大量的低速內存結合使用,共同為處理器提供數據。這樣就兼顧了性能和使用成本的最優。而那些高速的內存因為是處於CPU和內存之間的位置,又是臨時存放數據的地方,所以就叫做緩沖存儲器了,簡稱「緩存」。它的作用就像倉庫中臨時堆放貨物的地方一樣,貨物從運輸車輛上放下時臨時堆放在緩存區中,然後再搬到內部存儲區中長時間存放。貨物在這段區域中存放的時間很短,就是一個臨時貨場。 最初緩存只有一級,後來處理器速度又提升了,一級緩存不夠用了,於是就添加了二級緩存。二級緩存是比一級緩存速度更慢,容量更大的內存,主要就是做一級緩存和內存之間數據臨時交換的地方用。現在,為了適應速度更快的處理器P4EE,已經出現了三級緩存了,它的容量更大,速度相對二級緩存也要慢一些,但是比內存可快多了。 緩存的出現使得CPU處理器的運行效率得到了大幅度的提升,這個區域中存放的都是CPU頻繁要使用的數據,所以緩存越大處理器效率就越高,同時由於緩存的物理結構比內存復雜很多,所以其成本也很高。
大量使用二級緩存帶來的結果是處理器運行效率的提升和成本價格的大幅度不等比提升。舉個例子,伺服器上用的至強處理器和普通的P4處理器其內核基本上是一樣的,就是二級緩存不同。至強的二級緩存是2MB~16MB,P4的二級緩存是512KB,於是最便宜的至強也比最貴的P4貴,原因就在二級緩存不同。
3.新的賽揚M處理器有哪些特點 新的賽揚M處理器是奔騰M處理器(通常稱的迅馳處理器)的簡化版本,它將奔騰M處理器的二級緩存減小了一半,其餘的完全同奔騰M處理器。另外,為了區別這兩種處理器,英特爾方面將賽揚M處理器的運行頻率降了一些,目前最高的頻率是1.2GHz。之後賽揚M處理器一直會比主流的迅馳處理器頻率低0.1GHz。這是英特爾方面的產品政策所致。
4.賽揚M處理器同賽揚處理器的區別 新的賽揚M處理器同P4賽揚的區別在於: 首先是處理器內核不同,一個是迅馳的內核(賽揚M),一個是P4的內核(P4賽揚),所以在數據運行效率上,賽揚M比P4賽揚強多了,可謂是天生麗質。 其次是二級緩存不同。賽揚M的二級緩存是512KB,相當於現在主流P4處理器的二級緩存大小,而P4賽揚的二級緩存只有128KB,非常小。根據前面所說的那樣,其運行效率將比賽揚M低很多。所以賽揚M處理器將大大強於P4賽揚
5.賽揚M處理器同奔騰4處理器的比較 賽揚M處理器同P4處理器的不同點在於兩處: 一是二者內核不同,一個迅馳的核,一個是P4的核。這樣當然是迅馳的內核其運行效率高,消耗的能量少,產生的熱量低了。 二是二者的使用的節能技術不同。賽揚M使用的是同迅馳一樣的節能技術,所以它比P4M的電池使用時間長。 賽揚M的二級緩存容量跟P4的一樣,而其內核運行效率比P4高,所以其實際使用效能就比同頻率的P4處理器更好。再加上合理的價格,用戶實際上是買到了一顆更好的處理器。

Serial ATA也就是串列ATA,它與目前廣泛採用的ATA/100或ATA/133等介面最根本的不同在於,以前硬碟所有的ATA介面類型都是採用並行方式進行數據通信,因而統稱並行ATA。而Serial ATA,顧名思義,也就是採用串列方式(Serial ATA採用「序列式」的結構,把若干位(bit)數據打包,然後採用比並行式更高的速度(高50%),把數據分組形式傳輸至主機的方式)進行數據傳輸。

一、高速度

現行的ATA硬碟很少會用盡數據線所有的帶寬。即使是ATA/133硬碟,也不會真正達到133MB/S的速率。最多也就只能達到60MB/S的穩定傳輸速率。所以一般情況下,並不會感覺到ATA/133和ATA/66的區別。而串列ATA1.0確立了150MB/S的標准,最終將實現600MB/S的傳輸速率,可謂一個質的飛躍。

二、可連接多台設備

由於Serial ATA 採用點對點的傳輸協議,所以不存在主/從問題,這樣每個驅動器不僅能獨享帶寬,而且使拓展ATA設備更加便利。用戶不需要再為設置硬碟主從跳線而苦惱只要增加通道數目,即可連接多台設備。
Serial ATA採用七針數據電纜,主要有四個針腳,第1針發送信號,第2針接收信號,第3針供應電源,第4針為地線。最長可以達到1米,而並行ATA最長40厘米,重要是不會在出現因過多的引腳而是針會變彎或斷針的現象,Serial ATA插接簡單,還大大改善了機箱的通風條件。

三、持熱插拔

串列ATA支持熱插拔,像USB和IEEE1394一樣,在不關

DDR是雙倍數據速率(Double Data Rate)。DDR與普通同步動態隨機存儲器(DRAM)非常相象。普通同步DRAM(現在被稱為SDR)與標准DRAM有所不同。
標準的DRAM接收的地址命令由二個地址字組成。為接省輸入管腳,採用了多路傳輸的方案。第一地址字由原始地址選通(RAS)鎖存在DRAM晶元。緊隨RAS命令之後,列地址選通(CAS)鎖存第二地址字。經過RAS和CAS,存儲的數據可以被讀取。
同步動態隨機存儲器(SDR DRAM)由一個標准DRAM和時鍾組成,RAS、CAS、數據有效均在時鍾脈沖的上升邊沿被啟動。根據時鍾指示,可以預測數據和剩餘指令的位置。因而,數據鎖存選通可以精確定位。由於數據有效窗口的可預計性,所以可將存儲器劃分成4個區進行內部單元的預充電和預獲取。通過脈沖串模式,可進行連續地址獲取而不必重復RAS選通。連續CAS選通可對來自相同源的數據進行再現。
DDR存儲器與SDR存儲器工作原理基本相同,只不過DDR在時鍾脈沖的上升和下降沿均讀取數據。新一代DDR存儲器的工作頻率和數據速率分別為200MHz和266MHz,與此對應的時鍾頻率為100MHz和133MHz。
DDR2(Double Data Rate 2) SDRAM是由JEDEC(電子設備工程聯合委員會)進行開發的新生代內存技術標准,它與上一代DDR內存技術標准最大的不同就是,雖然同是採用了在時鍾的上升/下降延同時進行數據傳輸的基本方式,但DDR2內存卻擁有兩倍於上一代DDR內存預讀取能力(即:4bit數據讀預取)。換句話說,DDR2內存每個時鍾能夠以4倍外部匯流排的速度讀/寫數據,並且能夠以內部控制匯流排4倍的速度運行。

此外,由於DDR2標准規定所有DDR2內存均採用FBGA封裝形式,而不同於目前廣泛應用的TSOP/TSOP-II封裝形式,FBGA封裝可以提供了更為良好的電氣性能與散熱性,為DDR2內存的穩定工作與未來頻率的發展提供了堅實的基礎。回想起DDR的發展歷程,從第一代應用到個人電腦的DDR200經過DDR266、DDR333到今天的雙通道DDR400技術,第一代DDR的發展也走到了技術的極限,已經很難通過常規辦法提高內存的工作速度;隨著Intel最新處理器技術的發展,前端匯流排對內存帶寬的要求是越來越高,擁有更高更穩定運行頻率的DDR2內存將是大勢所趨。

內存的頻率不是和CPU的前端匯流排的頻率一致的嗎?要成1比1關系。
506的FSB是533M,其外部數據傳輸率是4266MBIT/秒(533*8)。相對應的內存的外部傳輸率如下:
雙通道DDR266:4266MBIT/秒(266*2*8)
雙通道DDR333:5328MBIT/秒(333*2*8)
雙通道DDR400:6400MBIT/秒(400*2*8)
雙通道DDR533:8528MBIT/秒(533*2*8)
從上面數據可以看出:一,在雙通道情況下,雙通道DDR266和506U的外部數據傳輸率為1:1,雙通道DDR333以上,506的533MFSB就成了「瓶頸」;二,單通道情況下,由於少了一個系數2,DDR533才和506U的外部數據傳輸率為1:1。
所以,雙通道DDR533和雙通道DDR400在配506的情況下,只能運行在333MHZ的頻率上了。

1 首先走出一個誤區,雙通道內存不是內存的一種!!而是一種主板和CPU之間的一種內存控制技術。市面上內存都可以用來組成雙通道,只要你的主板支持。
2 下面是一篇網路搜到的技術文章,說的很詳細
深入了解雙通道內存技術
雙通道內存技術的原理

雙通道技術在當今的電腦應用越來越廣泛,相信大家對雙通道,使普通的DD的詞語並不陌生。那麼究竟雙通道技術是怎麼樣的呢?雙通道內存技術其實就是雙通道內存控制技術,能有效地提高內存總帶寬,從而適應新的微處理器的數據傳輸、處理的需要。它的技術核心在於:晶元組(北橋)可以在兩個不同的數據通道上分別定址、讀取數據R內存可以達到128位的帶寬。

雙通道主板的工作原理示意圖

雙通道DDR有兩個64bit內存控制器,雙64bit內存體系所提供的帶寬等同於一個128bit內存體系所提供的帶寬,但嵌�咚�鐧叫Ч�詞遣煌�摹K�ǖ撈逑蛋��肆礁齠懶⒌摹⒕弒富ゲ剮緣鬧悄苣詿嬋刂破鰨�礁瞿詿嬋刂破鞫寄芄輝詒舜思淞愕卻�奔淶那榭魷巒�痹俗鰲@�紓�笨刂破鰾准備進行下一次存取內存的時候,控制器A就在讀/寫主內存,反之亦然。兩個內存控制器的這種互補「天性」可以讓有效等待時間縮減50%,雙通道技術使內存的帶寬翻了一翻。

雙通道內存技術的發展

雙通道內存技術最初是從RAMBUS推出的RDRAM內存條開始的。RAMBUS的內存速度非常快,但是匯流排寬度卻比SDRAM內存還要小,因此它不得不結合Intel的雙通道內存控制技術提高帶寬,達到高速的數據傳輸速率。不過RAMBUS由於生產成本過高的原因,逐步被市場淘汰,反而讓DDR使雙通道技術發揚光大。如今Pentium 4採用的NetBurst架構對內存帶寬要求非常高,如果內存無法提供相應數據傳輸率的話,這么快的處理器匯流排速度也是英雄無用武之地。因此只有通過雙通道內存控制技術才能夠解決這個問題。最近金邦推出了DDR500內存條,單條的數據帶寬以及達到4GB之高,如果使用雙通道技術的話帶寬將達到8GB之多。

雙通道內存技術的應用

前面已經說過,雙通道內存主要是依靠主板北橋的控制技術,與內存本身無關。因此如果要使用支持雙通道內存技術的話主板才是關鍵。目前支持雙通道內存技術的主板有Intel的i865和i875系列、SIS的SIS655、658系列、nVIDIAD的nFORCE2系列等。Intel最先推出的支持雙通道內存技術的晶元組為E7205和E7500系列。

雙通道內存D的安裝有一定的要求。主板的內存插槽的顏色和布局一般都有區分。如果是Intel的i865、875系列主板一般有4個DIMM插槽,每兩根一組,每組顏色一般不一樣;每一個組代表一個內存通道,只有當兩組通道上都同時安裝了內存條時,才能使內存工作在雙通道模式下。另外要注意對稱安裝,即第一個通道第1個插槽搭配第二個通道第1個插槽,依此類推。用戶只要按不同的顏色搭配,對號入座地安裝即可。如果在相同顏色的插槽上安裝內存條,那麼只能工作在單通道模式。而nFORCE2系列主板同樣有兩個64位的內存控制器,其中A控制器只支持一根內存插槽,B通道則支持兩根,A、B插槽之間有一段距離以方便用戶識別,A通道的內存插槽在顏色上也可能與B通道兩個內存插槽不同,用戶只要將一根內存插入獨立的內存插槽而另外一根插到另外兩個彼此靠近的內存插槽就能組建成雙通道模式,此外,如果全部插滿內存,也能建立雙通道模式,而且nForce2主板組建雙通道模式時對內存容量乃至型號都沒有嚴格的要求,使用方便。

nFORCE2主板用距離來區分內存的A、B控制器

i865主板用兩組不同的顏色代表兩個內存控制器

如果安裝方法正確的話,在主板開機自檢時,將會顯示內存的工作模式;用戶根據屏幕顯示(如「DDR333 Dual Channel Mode Enabled」,「激活雙通道模式」),那麼內存就已經工作在雙通道模式。

總之雙通道內存控制技術的出現確實令道使用P4的用戶性能有了一定的提升,也是未來發展的趨勢。但是也要看具體的應用,如果在AMD的CPU平台上,使用支持雙通道的DDR 266/200的內存條,並不會比使用單條的DDR333的內存更有效率,因為後者已經能滿足外部匯流排頻率的帶寬需要;在這類主板上使用雙通道對用戶來說是一種資源的浪費。另外要注意的是內存條的搭配,Intel的要求也比其他主板要高,最好使用相同品牌相同型號的內存條,確保穩定性。
具體參考地址 http://it.enorth.com.cn/system/2003/09/10/000630745.shtml
3 需要特別注意的,如果CPU不達不到雙通道要求,卻打開主板的雙通道,性能可能不升反降。如果CPU,主板支持雙通道,理論上使用兩根256M內存要比一根512M內存的性能可以得到2倍的提升,但實際效果只有20%-30%的性能提升。

Ⅷ IBM存儲DS4700兩個控制器的A控壞了,B控還能用,現在買一新的控制器。怎麼更換,具體步奏是什麼

主板上的部件無法單獨更換的,都得換主板的

Ⅸ 伺服閥的 P(進油)、T(出油)、A(控制)、B(控制) 四個口在下圖情況下可以隨意替換嗎

不可以。
AB可以互換,但PT不能互換。有的電動只是打開先導閥,主要還是靠液動力來推動閥芯,如果PT反了的話,有可能會導致閥芯無法移動

Ⅹ 8255A有幾個I/O口,各有何功能

Intel 8255A是一個通用的可編程的並行介面晶元,它有三個並行I/O口,又可通過編程設置多種工作方式,價格低廉,使用方便,可以直接與Intel系列的晶元連接使用,在中小系統中有著廣泛的應用。

二、8255A的編程結構

8255A由以下幾部分組成:

1、三個數據埠A,B,C

這三個埠均可看作是I/O口,但它們的結構和功能也稍有不同。

·A口:是一個獨立的8位I/O口,它的內部有對數據輸入/輸出的鎖存功能。

·B口:也是一個獨立的8位I/O口,僅對輸出數據的鎖存功能。

·C口:可以看作是一個獨立的8位I/O口;也可以看作是兩個獨立的4位I/O

2.A組和B組的控制電路

這是兩組根據CPU命令控制8255A工作方式的電路,這些控制電路內部設有控制寄存器,可以根據CPU送來的編程命令來控制8255A的工作方式,也可以根據編程命令來對C口的指定位進行置/復位的操作。

A組控制電路用來控制A口及C口的高4位;

B組控制電路用來控制B口及C口的低4位。

3.數據匯流排緩沖器

8位的雙向的三態緩沖器。作為8255A與系統匯流排連接的界面,輸入/輸出的數據,CPU的編程命令以及外設通過8255A傳送的工作狀態等信息,都是通過它來傳輸的。

4.讀/寫控制邏輯

讀/寫控制邏輯電路負責管理8255A的數據傳輸過程。它接收片選信號CS 及系統讀信號RD、寫信號WR、復位信號RESET,還有來自系統地址匯流排的口地址選擇信號A0和A1。

三、8255A的引腳信號

引腳信號可以分為兩組:一組是面向CPU的信號,一組是面向外設的信號。
1、面向CPU的引腳信號及功能

·D0-D7:8位,雙向,三態數據線,用來與系統數據匯流排相連;

·RESET:復位信號,高電平有效,輸入,用來清除8255A的內部寄存器,並置A口,B口,C口均為輸入方式;

· CS:片選,輸入,用來決定晶元是否被選中;

· RD:讀信號,輸入,控制8255A將數據或狀態信息送給CPU;

· WR:寫信號,輸入,控制CPU將數據或控制信息送到8255A;

·A1,AO:內部口地址的選擇,輸入。這兩個引腳上的信號組合決定對8255A內部的哪一個口或寄存器進行操作。8255A內部共有4個埠:A口,B口,C口和控制口,兩個引腳的信號組合選中埠見下表。

CS,RD,WR,A1,A0這幾個信號的組合決定了8255A的所有具體操作。
2、面向外設的引腳信號及功能

• PA0~PA7:A組數據信號,用來連接外設;

• PB0~PB7:B組數據信號,用來連接外設;

• PC0~PC7:C組數據信號,用來連接外設或者作為控制信號。