① 匯流排的匯流排操作
匯流排一個操作過程是完成兩個模塊之間傳送信息,啟動操作過程的是主模塊,另外一個是從模塊。某一時刻匯流排上只能有一個主模塊佔用匯流排。
匯流排的操作步驟:
主模塊申請匯流排控制權,匯流排控制器進行裁決。
匯流排的操作步驟:
主模塊得到匯流排控制權後定址從模塊,從模塊確認後進行數據傳送。
數據傳送的錯誤檢查。
匯流排定時協議:定時協議可保證數據傳輸的雙方操作同步,傳輸正確。定時協議有三種類型:
同步匯流排定時:匯流排上的所有模塊共用同一時鍾脈沖進行操作過程的控制。各模塊的所有動作的產生均在時鍾周期的開始,多數動作在一個時鍾周期中完成。
非同步匯流排定時:操作的發生由源或目的模塊的特定信號來確定。匯流排上一個事件發生取決前一事件的發生,雙方相互提供聯絡信號。
匯流排定時協議
半同步匯流排定時:匯流排上各操作的時間間隔可以不同,但必須是時鍾周期的整數倍,信號的出現,采樣與結束仍以公共時鍾為基準。ISA匯流排採用此定時方法。
數據傳輸類型:分單周期方式和突發(burst)方式。
單周期方式:一個匯流排周期只傳送一個數據。
突發方式:取得主線控制權後進行多個數據的傳輸。定址時給出目的地首地址,訪問第一個數據,數據2、3到數據n的地址在首地址基礎上按一定規則自動定址(如自動加1)。
② 樂華電視怎樣進入匯流排的
1、有兩種方式進入100赫茲運動:
立即將CPU(P87C766BDR)(35)的針腳接地,然後進入。
短接遙控晶元的引腳(3)和引腳(11)一瞬間進入。
2、三菱+飛利浦機芯入門法:
用W702連接遙控晶元的針腳(18)。將聲音鍵的一個鍵隱藏為「服務」鍵,按此鍵出現,然後按「1」進入。
3、三星+飛利浦機芯入門法:
遙控器右側有一個隱藏鍵「RESET」。按此鍵進入。按數字鍵進入每個菜單。
4、三洋運動進法:
方法一:先按遙控器上的召回鍵,再按電視機上的音量-保持鍵,同時再按召回鍵顯示「出廠狀態」,然後再按召回鍵,再按電視機上的音量-保持鍵,同時再按召回鍵。
此時,屏幕上顯示「S-BRI…XX」等白平衡調試狀態,然後再次按recall鍵,屏幕上顯示「調試狀態」。退出按一次recall,然後按電視上的音量降低,同時按recall退出。
方法二:遙控器的「Subbass」鍵下有一個隱藏鍵,按此鍵依次進入出廠狀態——匯流排關閉——調試狀態。
5、東芝機芯錄入方法:
早期生產的帶TMP87PS38N或TMP87CM38N的CPU,用戶可同時按「5」和左(或右)鍵進入D模式進行遠程訪問;
同時按「6」和左(或右)鍵進入S模式;只有出廠遙控器才能用TMP87CK38N訪問CPU。
遙控器「9」鍵下面有一個隱藏鍵作為「維修」鍵(也可以連接遙控器晶元的針腳3、11作為維修鍵)。按「維修」鍵,然後立即按「靜音」鍵進入。按「電視」鍵退出。您也可以通過將電視CPU(MTV880)的引腳(38)接地短路來進入。
將遙控器晶元(PCA84C122AT-73)的針腳(5)與地面斷開,用針腳(4)連接一個10K電阻,然後按「0」鍵進入。按數字鍵分別輸入每個項目。按「電視」鍵退出。
6、超級單片入門法:
將電視面板音量按至0,1.5秒內按遙控器「0」三次,出現「D」進入。按數字鍵輸入每個項目。按待機按鈕退出。可以換成空白的內存塊,同時按音量上下鍵啟動電視面板初始化內存,然後進入匯流排調試。
(2)isa匯流排訪問方法擴展閱讀:
匯流排特性:
由於匯流排是連接各個部件的一組信號線。通過信號線上的信號表示信息,通過約定不同信號的先後次序即可約定操作如何實現。匯流排的特性如下:
(1)物理特性:物理特性又稱為機械特性,指匯流排上部件在物理連接時表現出的一些特性,如插頭與插座的幾何尺寸、形狀、引腳個數及排列順序等。
(2)功能特性:功能特性是指每一根信號線的功能,如地址匯流排用來表示地址碼。數據匯流排用來表示傳輸的數據,控制匯流排表示匯流排上操作的命令、狀態等。
(3)電氣特性:電氣特性是指每一根信號線上的信號方向及表示信號有效的電平范圍,通常,由主設備(如CPU)發出的信號稱為輸出信號(OUT),送入主設備的信號稱為輸入信號(IN)。通常數據信號和地址信號定義高電平為邏輯1、低電平為邏輯0,控制信號則沒有俗成的約定,如WE表示低電平有效、Ready表示高電平有效。不同匯流排高電平、低電平的電平范圍也無統一的規定,通常與TTL是相符的。
(4)時間特性:時間特性又稱為邏輯特性,指在匯流排操作過程中每一根信號線上信號什麼時候有效,通過這種信號有效的時序關系約定,確保了匯流排操作的正確進行。為了提高計算機的可拓展性,以及部件及設備的通用性,除了片內匯流排外,各個部件或設備都採用標准化的形式連接到匯流排上,並按標准化的方式實現匯流排上的信息傳輸。而匯流排的這些標准化的連接形式及操作方式,統稱為匯流排標准。如ISA、PCI、USB匯流排標准等,相應的,採用這些標準的匯流排為ISA匯流排、PCI匯流排、USB匯流排等。
③ 如何用C語言實現ISA匯流排埠的訪問
直接看code吧。
我用的是TC2.0編譯的,熟悉吧:)
#include <stdio.h>#include <stdlib.h>#include <dos.h>#include <conio.h>int main(){int port1,port2;int i,j;unsigned char temp;char ch;window(1,1,80,25);textbackground(BLUE);textcolor(YELLOW);clrscr();printf("please input port1:0x");scanf("%X",&port1);printf("please input port2:0x");scanf("%X",&port2);while(!kbhit()){clrscr();printf("Read value from ISA port 0x%X 0x%X:\n",port1,port2);printf(" ");for(i=0;i<256;i++){outp(port1,i);temp=inp(port2);if(temp<=15){printf("0%X",temp);}else{printf("%X",temp);}printf(" ");if((i+1)%16==0){printf("\n");printf(" ");}/*if(kbhit()) { ch=getch(); if(ch=='q'||ch=='Q'); {break;} }*/}sleep(1);/*wait for a second*/}system("pause");return 0;}
④ 控制匯流排的操作
匯流排一個操作過程是完成兩個模塊之間傳送信息,啟動操作過程的是主模塊,另外一個是從模塊。某一時刻匯流排上只能有一個主模塊佔用匯流排。
匯流排的操作步驟:主模塊申請匯流排控制權,匯流排控制器進行裁決。數據傳送的錯誤檢查:主模塊得到匯流排控制權後定址從模塊,從模塊確認後進行數據傳送。
匯流排定時協議:定時協議可保證數據傳輸的雙方操作同步,傳輸正確。定時協議有三種類型:
同步匯流排定時:匯流排上的所有模塊共用同一時鍾脈沖進行操作過程的控制。各模塊的所有動作的產生均在時鍾周期的開始,多數動作在一個時鍾周期中完成。
非同步匯流排定時:操作的發生由源或目的模塊的特定信號來確定。匯流排上一個事件發生取決前一事件的發生,雙方相互提供聯絡信號。
控制匯流排模型
匯流排定時協議 半同步匯流排定時:匯流排上各操作的時間間隔可以不同,但必須是時鍾周期的整數倍,信號的出現,采樣與結束仍以公共時鍾為基準。ISA匯流排採用此定時方法。
數據傳輸類型:分單周方式和突發(burst)方式。
單周期方式:一個匯流排周期只傳送一個數據。
數據傳輸類型:
突發方式:取得主線控制權後進行多個數據的傳輸。定址時給出目的地首地址,訪問第一個數據,數據2、3到數據n的地址在首地址基礎上按一定規則自動定址(如自動加1)。
⑤ 匯流排有幾種
◆ 匯流排的概念
匯流排是一種內部結構,它是cpu、內存、輸入、輸出設備傳遞信息的公用通道,主機的各個部件通過匯流排相連接,外部設備通過相應的介面電路再於匯流排相連接,從而形成了計算機硬體系統
在計算機系統中,各個部件之間傳送信息的公共通路叫匯流排,微型計算機是以匯流排結構來連接各個功能部件
◆ 工作原理
當 匯流排空閑(其他器件都以高阻態形式連接在匯流排上)且一個器件要與目的器件通信時,發起通信的器件驅動匯流排,發出地址和數據。其他以高阻態形式連接在匯流排上的器件如果收到(或能夠收到)與自己相符的地址信息後,即接收匯流排上的數據。發送器件完成通信,將匯流排讓出(輸出變為高阻態)。
◆ 匯流排的分類
按照功能劃分,大體上可以分為地址匯流排和數據匯流排。有的系統中,數據匯流排和地址匯流排是復用的,即匯流排在某些時刻出現的信號表示數據而另一些時刻表示地址;而有的系統是分開的。51系列單片機的地址匯流排和數據匯流排是復用的,而一般PC中的匯流排則是分開的。
系統匯流排包含有三種不同功能的匯流排,即數據匯流排DB(Data Bus)、地址匯流排AB(Address Bus)和控制匯流排CB(Control Bus)。
「數據匯流排DB」用於傳送數據信息。數據匯流排是雙向三態形式的匯流排,即他既可以把CPU的數據傳送到存儲器或I/O介面等其它部件,也可以將其它部件的數據傳送到CPU。數據匯流排的位數是微型計算機的一個重要指標,通常與微處理的字長相一致。例如Intel 8086微處理器字長16位,其數據匯流排寬度也是16位。需要指出的是,數據的含義是廣義的,它可以是真正的數據,也可以是指令代碼或狀態信息,有時甚至是一個控制信息,因此,在實際工作中,數據匯流排上傳送的並不一定僅僅是真正意義上的數據。
「地址匯流排AB」是專門用來傳送地址的,由於地址只能從CPU傳向外部存儲器或I/O埠,所以地址匯流排總是單向三態的,這與數據匯流排不同。地址匯流排的位數決定了CPU可直接定址的內存空間大小,比如8位微機的地址匯流排為16位,則其最大可定址空間為2^16=64KB,16位微型機的地址匯流排為20位,其可定址空間為2^20=1MB。一般來說,若地址匯流排為n位,則可定址空間為2^n位元組。
「控制匯流排CB」用來傳送控制信號和時序信號。控制信號中,有的是微處理器送往存儲器和I/O介面電路的,如讀/寫信號,片選信號、中斷響應信號等;也有是其它部件反饋給CPU的,比如:中斷申請信號、復位信號、匯流排請求信號、設備就緒信號等。因此,控制匯流排的傳送方向由具體控制信號而定,一般是雙向的,控制匯流排的位數要根據系統的實際控制需要而定。實際上控制匯流排的具體情況主要取決於CPU。
按照傳輸數據的方式劃分,可以分為串列匯流排和並行匯流排。串列匯流排中,二進制數據逐位通過一根數據線發送到目的器件;並行匯流排的數據線通常超過2根。常見的串列匯流排有SPI、I2C、USB及RS232等。
按照時鍾信號是否獨立,可以分為同步匯流排和非同步匯流排。同步匯流排的時鍾信號獨立於數據,而非同步匯流排的時鍾信號是從數據中提取出來的。SPI、I2C是同步串列匯流排,RS232採用非同步串列匯流排。
◆ 計算機中的匯流排
a.主板的匯流排
在計算機科學技術中,人們常常以MHz表示的速度來描述匯流排頻率。計算機匯流排的種類很多,前端匯流排的英文名字是Front Side Bus,通常用FSB表示,是將CPU連接到北橋晶元的匯流排。計算機的前端匯流排頻率是由CPU和北橋晶元共同決定的。
b.硬碟的匯流排
一般有SCSI、ATA、SATA等幾種。SATA是串列ATA的縮寫,為什麼要使用串列ATA就要從PATA——並行ATA的缺點說起。我們知道ATA或者說普通IDE硬碟的數據線最初就是40根的排線,這40根線裡面有數據線、時鍾線、控制線、地線,其中32根數據線是並行傳輸的(一個時鍾周期可以同時傳輸4個位元組的數據),因此對同步性的要求很高。這就是為什麼從PATA-66(就是常說的DMA66)介面開始必須使用80根的硬碟數據線,其實增加的這40根全是屏蔽用的地線,而且只在主板一邊接地(千萬不要接反了,反了的話屏蔽作用大大降低),有了良好的屏蔽硬碟的傳輸速度才能達到66MB/s、100MB/s和最高的133MB/s。但是在PATA-133之後,並行傳輸速度已經到了極限,而且PATA的三大缺點暴露無遺:信號線長度無法延長、信號同步性難以保持、5V信號線耗電較大。那為什麼SCSI-320介面的數據線能達到320MB/s的高速、而且線纜可以很長呢?你有沒有注意到SCSI的高速數據線是「花線」?這可不是為了好看,那「花」的部分實際上就是一組組的差分信號線兩兩扭合而成,這成本可不是普通電腦系統願意承擔的。
c.其他的匯流排
計算機中其他的匯流排還有:通用串列匯流排USB(Universal Serial Bus)、IEEE1394、PCI等等。
◆匯流排的主要技術指標
1、匯流排的帶寬(匯流排數據傳輸速率)
匯流排的帶寬指的是單位時間內匯流排上傳送的數據量,即每鈔鍾傳送MB的最大穩態數據傳輸率。與匯流排密切相關的兩個因素是匯流排的位寬和匯流排的工作頻率,它們之間的關系:
匯流排的帶寬=匯流排的工作頻率*匯流排的位寬/8
2、匯流排的位寬
匯流排的位寬指的是匯流排能同時傳送的二進制數據的位數,或數據匯流排的位數,即32位、64位等匯流排寬度的概念。匯流排的位寬越寬,每秒鍾數據傳輸率越大,匯流排的帶寬越寬。
3、匯流排的工作頻率
匯流排的工作時鍾頻率以MHZ為單位,工作頻率越高,匯流排工作速度越快,匯流排帶寬越寬。
匯流排的操作
匯流排一個操作過程是完成兩個模塊之間傳送信息,啟動操作過程的是主模塊,另外一個是從模塊。某一時刻匯流排上只能有一個主模塊佔用匯流排。
匯流排的操作步驟:
主模塊申請匯流排控制權,匯流排控制器進行裁決。
匯流排的操作步驟:
主模塊得到匯流排控制權後定址從模塊,從模塊確認後進行數據傳送。
數據傳送的錯誤檢查。
匯流排定時協議:定時協議可保證數據傳輸的雙方操作同步,傳輸正確。定時協議有三種類型:
同步匯流排定時:匯流排上的所有模塊共用同一時鍾脈沖進行操作過程的控制。各模塊的所有動作的產生均在時鍾周期的開始,多數動作在一個時鍾周期中完成。
非同步匯流排定時:操作的發生由源或目的模塊的特定信號來確定。匯流排上一個事件發生取決前一事件的發生,雙方相互提供聯絡信號。
匯流排定時協議
半同步匯流排定時:匯流排上各操作的時間間隔可以不同,但必須是時鍾周期的整數倍,信號的出現,采樣與結束仍以公共時鍾為基準。ISA匯流排採用此定時方法。
數據傳輸類型:分單周方式和突發(burst)方式。
單周期方式:一個匯流排周期只傳送一個數據。
數據傳輸類型:
突發方式:取得主線控制權後進行多個數據的傳輸。定址時給出目的地首地址,訪問第一個數據,數據2、3到數據n的地址在首地址基礎上按一定規則自動定址(如自動加1)。
匯流排的標准
匯流排是一類信號線的集合是模塊間傳輸信息的公共通道,通過它,計算機各部件間可進行各種數據和命令的傳送。
為使不同供應商的產品間能夠互換,給用戶更多的選擇,匯流排的技術規范要標准化。
匯流排的標准制定要經周密考慮,要有嚴格的規定。
匯流排標准(技術規范)包括以下幾部分:
機械結構規范:模塊尺寸、匯流排插頭、匯流排接插件以及按裝尺寸均有統一規定。
功能規范:匯流排每條信號線(引腳的名稱)、功能以及工作過程要有統一規定。
電氣規范:匯流排每條信號線的有效電平、動態轉換時間、負載能力等。
⑥ 何為ISA介面
作為最早的PC匯流排,ISA誕生於DIY還未開始流行的1981年,它作為IBM PC/XT電腦的系統匯流排首次出現,由於PC/XT在相當長一段時間內都曾經是PC領域的統治者,所以ISA最開始被稱為PC匯流排或者PC/XT匯流排。在隨後推出的基於16-bit Intel 80286處理器的PC/AT當中,ISA也相應地被擴展到了16bit,並被稱呼為PC/AT匯流排。為了開發與IBM PC兼容的外部設備,行業內最終確立了以IBM PC匯流排規范為基礎的匯流排,也就是上文說的ISA(Instry Standard Architecture工業標准架構)。
電腦主板上的ISA插槽是起什麼作用?
可插接顯卡,音效卡,網卡以及所謂的多功能介面卡等擴展插卡。
對於電腦主板上的ISA插槽,已經無需再了解了,現在的主板已經取消了ISA插槽了,只有在老主板上才能找到這個介面。
⑦ ISA匯流排的ISA匯流排信號
從圖中的信號可以看出,ISA的信號與PC機(PC/XT、PC/AT)所使用的外圍晶元以及CPU類型有著十分密切的關系。如8位ISA的地址與數據線本身就是8088的地址與數據線寬度,16位ISA的24位地址與16位數據與80286一致。8位ISA的IRQ與DRQ是1片8259和1片8237的信號,16位ISA的IRQ與DRQ則是2片8259和2片8237級連等。可以說ISA匯流排是IntelCPU及外圍晶元信號的延伸。
匯流排信號:
(1)匯流排基本信號。匯流排基本信號指的是用於匯流排工作的最基本的信號,通常有復位、時鍾、電源、地線等。
(2)匯流排訪問信號。匯流排訪問信號指的是用於訪問數據的地址、數據線以及相應的應答信號。
(3)匯流排控制信號。ISA匯流排控制主要有中斷和DMA請求兩種方式。中斷方式時由ISA卡發出中斷請求而取得軟體的控制權;DMA請求方式則在DMA控制器響應請求後,由DMA控制器代為管理匯流排的控制,或者與MASTER信號配合取得ISA匯流排的真正控制權。
⑧ ISA匯流排的ISA匯流排引線定義
RESET、BCLK: 復位及匯流排基本時鍾,BLCK=8MHz。
SA19-SA0:存儲器及I/O空間20位地址,帶鎖存。
LA23-LA17:存儲器及I/O空間20位地址,不帶鎖存。
BALE:匯流排地址鎖存,外部鎖存器的選通。
AEN:地址允許,表明CPU讓出匯流排,DMA開始。
SMEMR#、SMEMW#:8位ISA存儲器讀寫控制。
ISA匯流排引線定義:主要信號說明
MEMR#、MEMW#:16位ISA存儲器讀寫控制。
SD15-SD0:數據匯流排,訪問8位ISA卡時高8位自動傳送到SD7-SD0。
SBHE#:高位元組允許,打開SD15-SD8數據通路。
MEMCS16#、IOCS16#:ISA卡發出此信號確認可以進行16位傳送。
I/OCHRDY:ISA卡准備好,可控制插入等待周期。
NOWS#:不需等待狀態,快速ISA發出不同插入等待。
I/OCHCK#:ISA卡奇偶校驗錯。
IRQ15、IRQ14、IRQ12-IRQ9、IRQ7-IRQ3:中斷請求。
DRQ7-DRQ5 、DRQ3-DRQ0: ISA卡DMA請求。
DACK7#-DACK5#、DACK3#-DACK0#:DMA請求響應。
MASTER#:ISA主模塊確立信號,ISA發出此信號,與主機內DMAC配合使ISA卡成為主模塊,全部控制匯流排。
⑨ 系統匯流排:ISA、MCA、EISA 都是怎麼樣的區別
主板匯流排的種類<BR><BR> 主板有各種不同的匯流排,功能較差或不穩定的匯流排早已被淘汰。效率高、速度快且穩定的匯流排為我們現在的主板所採用,現將目前主板內部使用的匯流排介紹如下:<BR><BR> ISA匯流排:(XT/AT/386/486/586/686用)<BR><BR> 工業標准體系結構匯流排()。<BR><BR> SA匯流排為目前主板還在使用的匯流排,它是以前XT/AT機延用下來的介面,所以分:<BR><BR> XTISA匯流排(XT主板8bitI/O插槽)<BR><BR> ATISA匯流排(AT主板16bitI/O插槽)<BR><BR> EISA匯流排:<BR><BR> 增強的工業標准體系結構匯流排()。<BR><BR> EISA匯流排其主板I/O插槽為32bit與ISA匯流排I/O插槽共用,但ISA匯流排在上層,<BR><BR> EISA匯流排在下層,此種匯流排市面較少用。<BR><BR> MCA匯流排:<BR><BR> 微通道匯流排(Micro-ChannelBus)。<BR><BR> 為IBMPS/2I/O插槽使用,為32bit,但與ISA匯流排不兼容,此種匯流排市面較少用。<BR><BR> Local匯流排:(486用)<BR><BR> 局部匯流排(VLBus:)。<BR><BR> 視頻電子標准協會制訂,普遍用於486的主板及外圍設備介面,為32bit的i/o插槽。局部匯流排是與CPU的接腳直接相通的匯流排,故局部匯流排又稱為CPU匯流排。由於CPU的速度越來越快,接在擴展槽的擴展卡或外圍設備無法大幅度的提升速度,而造成穩定性和匹配性較差,因為與CPU掛接在同一條匯流排上,直接影響到CPU的工作效率,擴展槽不能超過三個,故目前局部匯流排的主板己被淘汰。<BR><BR> PCI匯流排:(486/586/686)<BR><BR> 外設部件互連匯流排()。<BR><BR> 是由Intel、IBM、DEC公司所制訂的,PCIBus與CPU中間經過一個橋接器(Bridge)電路,不直接與CPU相連的匯流排,故穩定性和匹配性較佳,提升了CPU的工作效率,擴展槽可達三個以上,為32bit/64bit的匯流排,是目前較新的586/686主板及外圍設備使用的標准介面。<BR><BR> USB匯流排<BR><BR> 通用串列匯流排(UniversalSerialBus)。<BR><BR> USB匯流排規格的制訂是由Intel、Microsoft等領導世界電腦硬體和軟體的大公司所主導,解決各種外圍設備接頭不統一的問題,可接127個外圍設備,是未來主板和外圍設備連接頭的改變,所以USB匯流排的未來電腦主機與外圍設備將具有這個全面制訂改良的標准介面。其他如提供多媒體的媒體匯流排(MediaBus)、提供給主機各系統的電力匯流排(PowerBus)、提供給較快外圍設備IEEE1394匯流排,及提供給686主板的3D圖形加速介面AGP匯流排等。<BR><BR> 2.概念薈萃<BR><BR> 匯流排<BR><BR> 微型計算機是由若干係統部件構成的,這些系統部件在一起工作才能形成一個完整的微型計算機系統。例如,80486或奔騰處理器不是一台微型計算機。微處理器不包含存儲器或輸入/輸出介面,形象地說,微處理會思考,但不能記憶,也不能聽或者說,這就要求用一些其它部件和微處理一起構成一台可用的微型計算機。通常,要構成一台微型計算機系統,一般先以各種大規模集成電路晶元核心組成插件(例如,CPU插件、存儲器插件、列印機介面插件、軟體適配器插件等);再由若干插件組成主機;最後再配上所需要的外部設備,組成一個完整的計算機系統。<BR><BR> 從所周知,微型計算機系統是一個信息處理系統,各部件之間存在大量的信息流動,因此,系統與系統之間,插件與插件之間以及同一插件上各晶元之間需要用通信線路連接起來。由於所有信號都要通過通信線路傳送,所以通信線的設置和連接方式是十分重要的。最直觀的方法是根據各大功能部件的需要分別設置與其它部件通信的線路,進行專線式的信息傳送。這種方式的傳送速率可以很高,只受傳輸線本身的限制,且信息傳送控制簡單,但整個機器所需要的傳送線的數量巨大,增加了復雜性,加重了發送信息部件的負載,同時這種方式不便於實現機器的模塊化。另一種方法是設置公共的通信線,即匯流排。所謂匯流排,就是指能為多個功能部件服務的一組信息傳輸線,它是計算機中系統與系統之間、或者各部件之間進行信息傳送的公共通路。<BR><BR> 晶元組(ChipSet)<BR><BR> 什麼叫晶元組(ChipSet),其實晶元就是一塊集成電路片,它是內部元件、功能和接腳比較多的晶元的集合體。早期的主板是由許多TTL晶元和一些LSI的晶元所組合而成,所以一塊大AT的主板就有一百多塊晶元元件,生產一塊主板不但耗時費力而且成本高。後來美國一家名叫晶技公司(Chips)把一百多塊晶元元件,濃縮為五塊大的晶元組和幾塊TTL晶元組合成的一塊叫BABYSize或稱小AT的主板。由於這種主板的晶元組把許多的晶元電路集合在一塊狹窄的晶元里,當材質和技術不成熟時,會造成高頻的干擾、溫度的增加和特性的匹配等不穩定的情況,所以小AT大概經過一兩年的改善,在技術、材質己有些突破,從而奠定了以後晶元組的基本結構。繼Chips公司以後相繼有幾十家公司投入設計和生產,故主板就有很多的品牌和編號(見生產晶元組廠商),早期小AT的主板有Chips、G2、Suntek、EFA等品牌。在"物相競擇,優勝劣汰"的市場競爭,這些品牌或己銷聲匿跡,或改頭換面,從事其他用途的開發設計。目前比較新的,功能比較多的晶元組採用BGA的封裝,可設計300多支接腳至800多支接腳。<BR><BR> BGA晶元組<BR><BR> BGA球形陣列的封裝是BallGridArray的縮寫,接腳的焊接是以球錫陣列方式排列,分布於晶元的背面,再加溫與電路板相連接,以增加晶元的接腳數,其封裝的腳數為QFP封裝的2.5倍。目前300支接腳至800支接腳晶元的腳距低於0.3mm時,即以BGA的封裝設計,如PentiumTX系列的晶元即為BGA的封裝,所以BGA是未來可縮小電路體積、降低成本和多接腳晶元的主要封裝,是未來半導體封裝業的主流,也是未來必然採用的高級封裝技術。<BR><BR> AGP匯流排<BR><BR> 當CPU的速度一直在加快的時候,CPU的的外圍設備,假如沒有跟著步伐提升速度的話,那麼整個系統的結構在速度上就失去了平衡,尤其是在面對當前圖形和影像龐大的數據處理時,PCI匯流排的結構已漸感沉重,無法負擔大量數據的處理。隨著PentiumIlCPU的推進,當前PClVGA無法跟進的瓶頸,使這些快速先進的CPU無用武之地,所以Intel公司為了使CPU與外界的管道暢通,發揮CPU的功能,制訂了AGP匯流排的規格。<BR><BR> 所謂AGP(AcceleratedGraphicsPort)加速圖形埠,其最主要的結構是在AGP晶元的顯示卡與主存之間建立的專用通道,使主存與顯示卡的顯示內存之間建立一條新的數據傳輸通道,讓影像和圖形數據直接傳送到顯示卡而不需要經過PCI匯流排。AGP匯流排為32bit數據和66MHz頻寬的匯流排,速度比PCI為快,為PCI匯流排的4倍,可將影像和圖形的數據直接由CPU置於主存中,再由快速的AGP系統晶元組與外界作影像和圖形數據的傳送,是未來配合PentiumIlCPU和在真正32位的WindowsNT操作系統環境之下一展身手,發揮其功能的主要結構。
⑩ C#中怎麼讀寫計算機匯流排,比如ISA
三匯流排是指是指在計算機中配置3組匯流排,即在處理器匯流排上通過一塊被稱為PCI橋的控制線路,提供出一組高性能的局部匯流排,稱為PCI匯流排,而把原來的ISA匯流排和EISA匯流排從處理器匯流排上斷開,並通過IO控制線路連接到這里的PCI匯流排上。把一些慢速的輸入/輸出設備接到EISA(ISA)匯流排上; PCI匯流排的時鍾頻率比較高(例如33MHz),數據線位數比較多(例如4個位元組),主要用於連接各種快速設備;而處理器匯流排的性能可能會更高,例如66MHz或更高的時鍾頻率和8個位元組的數據線位數。這3組匯流排可以並發執行輸入/輸出操作,使匯流排的輸入/輸出能力和計算機系統的總體性能再次得到更大的提高。 在主存和高速的磁碟等設備之間引入一個DMA匯流排,那麼系統可構造一種三匯流排結構.。 *在三匯流排結構中,主存匯流排用於CPU和主存之間的信息傳送; *I/O匯流排用於CPU和各個I/O之間進行信息傳輸; *DMA匯流排用於高速外設和主存之間的信息交換; *在三匯流排結構中,DMA匯流排和主存匯流排不能同時用於訪問主存。傳統的匯流排結構採用處理器-Cache匯流排、主存匯流排、I/O匯流排三級匯流排結構